Intel Nova Lake เตรียมท้าชน AMD X3D ด้วยแคชสูงถึง 288MB และ 52 คอร์ ตามข้อมูลที่รั่วไหล

ทีมบรรณาธิการ BigGo
Intel Nova Lake เตรียมท้าชน AMD X3D ด้วยแคชสูงถึง 288MB และ 52 คอร์ ตามข้อมูลที่รั่วไหล

สถาปัตยกรรม Nova Lake ของ Intel ที่คาดว่าจะวางจำหน่ายในปลายปี 2026 กำลังกำหนดตัวเองให้เป็นการโจมตีโดยตรงต่อความโดดเด่นของ AMD ในตลาดเกมมิ่ง ข้อมูลล่าสุดจากแหล่งภายในอุตสาหกรรมวาดภาพของคู่แข่งที่น่าเกรงขาม ซึ่งติดอาวุธด้วยเทคโนโลยีแคชที่ปฏิวัติใหม่และจำนวนคอร์ที่อาจนิยามใหม่ให้กับคอมพิวเตอร์ประสิทธิภาพสูง สงครามแย่งชิงตำแหน่งเจ้าแห่งเดสก์ท็อปกำลังร้อนระอุ ขณะที่ Intel เตรียมตอบโต้ทางสถาปัตยกรรมที่สำคัญที่สุดเพื่อรับมือกับเทคโนโลยี 3D V-Cache ของ AMD

การปฏิวัติแคช: เทคโนโลยี bLLC ของ Intel

คำตอบของ Intel ต่อเทคโนโลยี 3D V-Cache ที่ประสบความสำเร็จของ AMD มาพร้อมกับชื่อ Big Last Level Cache (bLLC) ซึ่งเป็นเทคโนโลยีที่แสดงถึงการเปลี่ยนแปลงพื้นฐานในวิธีที่ Intel ออกแบบโปรเซสเซอร์ ตามข้อมูลจากผู้เปิดเผยข้อมูลรายเก่า Jaykihn เทคโนโลยีแคช革新นี้จะถูกบูรณาการโดยตรงลงในคอมพิวต์ไทล์ แทนที่จะใช้การแพ็คเกจแยกต่างหาก กลยุทธ์การนำไปใช้นั้นดูซับซ้อน โดยมีรายงานชี้แนะว่า bLLC จะเปิดตัวครั้งแรกบนโปรเซสเซอร์ซีรีส์ "K" ที่ปลดล็อกแล้ว เป็นการมอบเทคโนโลยีล้ำสมัยนี้ให้กับผู้ที่ชื่นชอบได้ใช้ทันที นี่เป็นการหันเหที่สำคัญจากแนวทางเริ่มต้นของ AMD กับ 3D V-Cache ซึ่งเปิดตัวบนโปรเซสเซอร์ที่ล็อกไว้ เนื่องจากความซับซ้อนของการควบคุมแรงดันไฟฟ้า

รายละเอียดทางสถาปัตยกรรมที่สำคัญ:

  • กระบวนการผลิต: Intel 18A
  • การบูรณาการ bLLC: เป็นส่วนหนึ่งของหน่วยประมวลผล (ไม่ใช่การบรรจุแยก)
  • ความพร้อมใช้งาน: เริ่มแรกในรุ่น "K" ที่ปลดล็อคแล้ว
  • ไทม์ไลน์: คาดการณ์ช่วงปลายปี 2026
  • เป้าหมายการแข่งขัน: เทคโนโลยี 3D V-Cache ของ AMD

การกำหนดค่าคอร์และปริมาณแคช

ข้อมูลสเปคที่รั่วไหลเผยให้เห็นแนวทางหลายระดับของสถาปัตยกรรมคอร์ใน Nova Lake รูปแบบเรือธงถูกอ้างว่าประกอบด้วยคอมพิวต์ไทล์สองอัน ซึ่งมี Performance core 16 คอร์, Efficient core 32 คอร์ และ Low-Power Efficient core 4 คอร์ รวมเป็นทั้งหมด 52 คอร์ คอมพิวต์ไทล์แต่ละอันมีรายงานว่าบรรจุ bLLC ขนาด 144MB ซึ่งอาจสร้างการกำหนดค่าแคชรวมอันมหาศาลที่ 288MB ในดีไซน์แบบ dual-tile สำหรับผู้ใช้ทั่วไป ยังคาดว่าจะมี SKU ระดับกลางที่มีคอมพิวต์ไทล์เดี่ยว พร้อม Performance core 8 คอร์ และ Efficient core 16 หรือ 12 คอร์ ที่จะได้รับการติดตั้ง bLLC ด้วยเช่นกัน แม้ว่าจะมีปริมาณแคชที่ต่ำกว่าก็ตาม

รายงานการกำหนดค่า Nova Lake ที่มี bLLC:

  • Flagship SKU: P-core 16 ตัว + E-core 32 ตัว + LP-E core 4 ตัว (รวม 52 ตัว) | หน่วยประมวลผลคู่ (Dual compute tiles) | แคช bLLC รวมสูงสุด 288MB
  • Mid-range SKU: P-core 8 ตัว + E-core 16 ตัว | หน่วยประมวลผลเดี่ยว (Single compute tile) | แคช bLLC 144MB
  • Mid-range SKU: P-core 8 ตัว + E-core 12 ตัว | หน่วยประมวลผลเดี่ยว (Single compute tile) | แคช bLLC (จำนวนยังไม่ได้รับการยืนยัน)

นวัตกรรมการผลิตและการแพ็คเกจ

Nova Lake เป็นสถาปัตยกรรมเดสก์ท็อปแรกของ Intel ที่ใช้กระบวนการผลิต Intel 18A ขั้นสูง ซึ่งสัญญาว่าจะมีการปรับปรุงอย่างมีนัยสำคัญในด้านประสิทธิภาพการใช้พลังงานและความหนาแน่นของประสิทธิภาพ แนวทางการแพ็คเกจสำหรับ bLLC ยังคงเป็นหัวข้อของการคาดเดา โดยก่อนหน้านี้ Intel เคนสำรวจการแพ็คเกจ 2.5D through-silicon via (TSV) สำหรับการซ้อนแคช ตั้งแต่ยุค Broadwell แล้ว การนำไปใช้ในเซิร์ฟเวอร์ปัจจุบันใน Clearwater Forest ใช้การแพ็คเกจแบบ 2.5D โดยที่แคชไทล์จะวางอยู่เคียงข้างคอมพิวต์ไทล์บนอินเตอร์โพเซอร์ แต่การบูรณาการ bLLC ของ Nova Lake ลงในคอมพิวต์ไทล์โดยตรง ชี้ให้เห็นถึงแนวทางที่ซับซ้อนมากขึ้น

ภูมิทัศน์การแข่งขันและผลกระทบต่อประสิทธิภาพ

การแข่งขันด้านแคชระหว่าง Intel และ AMD กำลังไปถึงระดับที่ไม่เคยมีมาก่อน หากตัวเลขแคช 288MB ถูกต้องตามที่อ้าง มันจะมีขนาดมากกว่าสองเท่าของแคช 128MB ที่มีใน Ryzen 9 9950X3D เรือธงปัจจุบันของ AMD และเกินอย่างมากจากแคช 144MB ที่มีข่าวลือสำหรับการกำหนดค่า Nova Lake แบบ single-tile ข้อได้เปรียบด้านแคชอันมหาศาลนี้อาจพิสูจน์ได้ว่ามีความชี้ขาดในเกมมิ่งและแอปพลิเคชันที่อ่อนไหวต่อหน่วยความจำ ซึ่งพูลแคชขนาดใหญ่ได้แสดงให้เห็นถึงประโยชน์ด้านประสิทธิภาพอย่างมีนัยสำคัญ อย่างไรก็ตาม ความซับซ้อนที่เพิ่มขึ้นก็นำมาซึ่งความท้าทาย โดยผู้เปิดเผยข้อมูล kopite7kimi ระบุว่าผู้ผลิตเมนบอร์ดจะเผชิญกับอุปสรรคด้านการออกแบบแหล่งจ่ายไฟที่สำคัญสำหรับแพลตฟอร์มใหม่นี้

การเปรียบเทียบแคช (ข่าวลือ เทียบกับ ปัจจุบัน):

โปรเซสเซอร์ แคช L3 รวม เทคโนโลยี
Intel Nova Lake (เรือธง) 288MB bLLC (Big Last Level Cache)
Intel Nova Lake (ระดับกลาง) 144MB bLLC (Big Last Level Cache)
AMD Ryzen 9 9950X3D 128MB 3D V-Cache
AMD Ryzen 9 9950X 64MB แคช L3 มาตรฐาน

จังหวะเวลาในตลาดและการวางตำแหน่งเชิงกลยุทธ์

ด้วยสถาปัตยกรรม Nova Lake ของ Intel และ Zen 6 ของ AMD ที่กำหนดวางจำหน่ายในปี 2026 ทั้งคู่ เวทีจึงถูกเตรียมไว้สำหรับหนึ่งในปีที่แข่งขันกันสูงที่สุดในประวัติศาสตร์ล่าสุดของโปรเซสเซอร์ การตัดสินใจของ Intel ที่อาจจะเปิดตัว bLLC เฉพาะบน SKU ที่ปลดล็อกนั้น สะท้อนให้เห็นถึงกลยุทธ์ X3D ปัจจุบันของ AMD ในขณะเดียวกันก็ตอบสนองความกังวลของผู้ใช้ยุคแรกเกี่ยวกับข้อจำกัดการโอเวอร์คล็อก จังหวะเวลาแสดงให้เห็นว่า Intel กำลังวางตำแหน่ง Nova Lake เป็นการตอบโต้อย่างครอบคลุมต่อโปรเซสเซอร์ที่มีข้อได้เปรียบด้านแคชของ AMD ซึ่งครองตำแหน่งแบนช์มาร์กเกมมิ่งมาแล้วหลายรุ่น

ถนนสายข้างหน้าสำหรับคอมพิวติ้งเดสก์ท็อป

ในขณะที่ยักษ์ใหญ่ทางสถาปัตยกรรมเหล่านี้เตรียมพร้อมสำหรับการเผชิญหน้าในปี 2026 ผู้บริโภคจะได้รับประโยชน์จากนวัตกรรมที่ไม่เคยมีมาก่อนในการประมวลผลเดสก์ท็อป การมุ่งเน้นไปที่การปรับแต่งแคชให้เหมาะสมแสดงให้เห็นถึงการเปลี่ยนแปลงพื้นฐานจากการแข่งขันด้านความเร็วสัญญาณนาฬิกาและจำนวนคอร์ล้วนๆ ไปสู่การออกแบบลำดับชั้นของหน่วยความจำที่ซับซ้อนมากขึ้น แม้ว่าข้อมูลที่รั่วไหลเหล่านี้ควรได้รับการพิจารณาอย่างระมัดระวังจนกว่าจะมีการประกาศอย่างเป็นทางการ แต่มันก็บ่งชี้ว่า Intel กำลังเตรียมการตอบโต้ที่ก้าวร้าวที่สุดเท่าที่เคยมีมา เพื่อรับมือกับโปรเซสเซอร์ที่มุ่งเน้นเกมมิ่งของ AMD ซึ่งมีศักยภาพที่จะปรับโฉมภูมิทัศน์การแข่งขันไปอีกหลายปีข้างหน้า